-
- 주제분류
- 공학 >전기ㆍ전자 >전기전자공학
-
- 강의학기
- 2013년 1학기
-
- 조회수
- 11,100
-
본 교과목은 컴퓨터시스템의 가장 핵심적인 부품인 마이크로프로세서의 내부구조와 설계원리를 소개한다. 고성능 파이프라인의 핵심 요소인 분기예측, 트레이스 캐시, 명령어 종속성과 비순차적 실행, 정확한 예외상황 처리, 슈퍼스칼라 프로세서의 문제점, 전력 이슈, 멀티쓰레딩, 멀티코어 프로세서의 설계 기법에 대하여 이해한다.
차시별 강의
| 1. | ![]() |
소개 | 무어의 법칙, 컴퓨터 성능, 저전력, 최신프로세서동향 | ![]() |
| 2. | ![]() |
분기 예측 1 | 정적/동적 분기예측, BTB, Bimodal, BHR, PHT | ![]() |
![]() |
분기 예측 2 | 정적/동적 분기예측, BTB, Bimodal, BHR, PHT | ![]() |
|
| 3. | ![]() |
명령어 인출 1 | 분기 주소 캐시, 트레이스 캐시 | ![]() |
![]() |
명령어 인출 2 | 분기 주소 캐시, 트레이스 캐시 | ![]() |
|
| 4. | ![]() |
비순차적 실행 파이프라인 1 | 명령어 종속성, 비순차적 실행 | ![]() |
![]() |
비순차적 실행 파이프라인 2 | 명령어 종속성, 비순차적 실행 | ![]() |
|
| 5. | ![]() |
정확한 익셉션 처리 1 | 익셉션, 인터럽트, 리오더 버퍼 | ![]() |
![]() |
정확한 인셉션 처리 2 | 익셉션, 인터럽트, 리오더 버퍼 | ![]() |
|
| 6. | ![]() |
ILP의 문제점 1 | 슈퍼스칼라 파이프라인의 복잡성, 파워/성능 이슈, ILP의 제한 | ![]() |
![]() |
ILP의 문제점 2 | 슈퍼스칼라 파이프라인의 복잡성, 파워/성능 이슈, ILP의 제한 | ![]() |
|
| 7. | ![]() |
멀티쓰레딩 | TLP, SMT 프로세서 | ![]() |
| 8. | ![]() |
최신 마이크로프로세서 | Intel Core2, i7, Ultrasparc T2/T3, ARM Cortex A9/A15 | ![]() |
| 9. | ![]() |
미래 프로세서 1-1 | 매니코어, Intel Terascale | ![]() |
![]() |
미래 프로세서 1-2 | 매니코어, Intel Terascale | ![]() |
|
| 10. | ![]() |
IA64와 Itanium | IA64, Itanium I/II 프로세서 | ![]() |
| 11. | ![]() |
학생발표 1 | 학생발표 | ![]() |
| 12. | ![]() |
학생발표 2 | 학생발표 | ![]() |
| 13. | ![]() |
학생발표 3-1 | 학생발표 | ![]() |
![]() |
학생발표 3-2 | 학생발표 | ![]() |
|
| 14. | ![]() |
학생발표 4 | 학생발표 | ![]() |
연관 자료








